Всё сдал! - помощь студентам онлайн Всё сдал! - помощь студентам онлайн

Реальная база готовых
студенческих работ

Узнайте стоимость индивидуальной работы!

Вы нашли то, что искали?

Вы нашли то, что искали?

Да, спасибо!

0%

Нет, пока не нашел

0%

Узнайте стоимость индивидуальной работы

это быстро и бесплатно

Получите скидку

Оформите заказ сейчас и получите скидку 100 руб.!


Синтез схемы шифратора и кодопреобразователя для управления 1-разрядным 7-сегментным индикатором

Тип Реферат
Предмет Информатика
Просмотров
1799
Размер файла
724 б
Поделиться

Ознакомительный фрагмент работы:

Синтез схемы шифратора и кодопреобразователя для управления 1-разрядным 7-сегментным индикатором

МИНИСТЕРСТВО ОБРАЗОВАНИЯ РОССИЙСКОЙ ФЕДЕРАЦИИ

РОССИЙСКИЙ ХИМИКО-ТЕХНОЛОГИЧЕСКИЙ УНИВЕРСИТЕТ

ИМ.Д.И. МЕНДЕЛЕЕВА

НОВОМОСКОВСКИЙ ИНСТИТУТ

Синтез схемы шифратора и кодопреобразователя для управления 1-разрядным 7-сегментным индикатором

Методические указания

Под редакцией В.И. Воробьева

Новомосковск 2001


УДК 681.322

ББК 32.973

С 387

Рецензенты:

Кандитат технических наук, доцент кафедры "Автоматизация производственных процессов", НИ РХТУ им. Д.И. Менделеева, В.И. Иванков

Кандитат технических наук, доцент кафедры "Автоматизация производственных процессов", НИ РХТУ им. Д.И. Менделеева, В.З. Магергут

Составитель: Прохоров В.С.

С 387 Синтез схемы шифратора и кодопреобразователя для управления 1-разрядным 7-сегментным индикатором:

Методические указания / Под редакцией В.И. Воробьева.;

РХТУ им. Д.И. Менделеева, Новомосковский ин-т; Сост.:

В.С. Прохоров. - Новомосковск, 2001. - 28с.

В предлагаемом пособии даны описания и методические указания для выполнения индивидуального задания по курсу "Схематехника", которые помогут студентам ознакомиться с синтезом комбинационной схемы управления семисегментным индикатором.

Ил.7. Табл.7. Библиогр: 5 назв.

УДК 681.322

ББК 32.973

Содержание

Введение- 4

1. Порядок синтеза схемы шифратора и кодопреобразователя для управления 1-разрядным 7-сегментным индикатором- 5

2. Индивидуальное задание- 11

Приложение 1- 15

Приложение 2- 22

Библиографический список- 26

Введение

Логические элементы – основной “строительный материал” цифровых систем обработки информации и управления.

Логические элементы выполняют простейшие логические операции (конъюнкцию, дизъюнкцию, инверсию) над входной информацией, представленной в двоичной форме. Однако реализация произвольного вычислительного процесса, содержащего арифметические операции (сложение, вычитание, умножение) или логические процедуры (поиск, сортировка, сравнение, сдвиг и др.), также осуществляются схемами, состоящими из логических элементов. Таким образом, логические элементы образуют универсальную среду, обеспечивающую арифметическую и логическую обработку входной двоичной информации.

Работа с логическими элементами требует не только знакомства с их принципиальными схемами и техническими характеристиками, но и знания основных положений алгебры логики, теории переключательных схем, а также умения по определенным правилам синтезировать логические схемы с заданными характеристиками. Выполнение предлагаемого задания позволит приобрести основные необходимые для инженера навыки.

1. Порядок синтеза схемы шифратора и кодопреобразователя для управления 1-разрядным 7-сегментным индикатором

Проиллюстрируем методику решения задачи на примере.

1. Входные данные вводятся в унитарном коде. Унитарный код двоичного n-разрядного числа представляется 2n разрядами, только один из которых равен 1. Для преобразования этого кода в двоичный код следует применить шифратор. Шифратор должен иметь десять входов, каждому из которых соответствует одно из чисел 0, 1, 2,...,9. Число 9 в двоичном коде представляется разрядами: 1001, т.е. шифратор должен иметь четыре выхода. В соответствии с этими требованиями составляют таблицу истинности (табл.1).

Таблица 1

Таблица истинности шифратора

Входные

переменные

Выходные переменные
ппx0x1x2x3x4x5x6x7x8x9y1y2y3y4
000000000000000
101000000000001
200100000000010
300010000000011
400001000000100
500000100000101
600000010000110
700000001000111
800000000101000
900000000011001

2. Получают логическую функцию шифратора в виде СДНФ путем записи “по единицам” (табл.1):

y1=x8+x9;

y2=x4+x5+x6+x7;

y3=x2+x3+x6+x7;

y4=x1+x3+x5+x7+x9

3. Используя полученные уравнения можно синтезировать функциональную схему шифратора в логическом базисе И, ИЛИ, НЕ (рис.1):

Рис.1. Функциональная схема шифратора на логических элементах или для синтеза шифратора в логических базисах И-НЕ или ИЛИ-НЕ следует применить закон двойной инверсии и закон инверсии (закон Де Моргана):

После выбора из табл.4 микросхем синтезируют принципиальную электрическую схему шифратора в заданном табл.5 базисе.

4. Допустим, что последние четыре цифры номера зачетной книжки образуют число 3011, т.е. должны индицироваться только стилизованные цифры 0, 1, 3, а при вводе остальных цифр - символ

5. При составлении таблицы истинности кодопреобразователя (табл.2) учитывают, что входные данные вводятся в двоичном коде, а наличие высокого потенциала на выходах кодопреобразователя y1, y2, y3,..., y7 вызывает свечение соответственно сегмента a, b, c, d, e, f, g 7-сегментного индикатора.

Таблица 2

Таблица истинности кодопреобразователя

ВходныеВыходные переменные
пппеременныеabcdefg
x4x3x2x1y1y2y3y4y5y6y7

0

00001111110

1

00010110000
200101001110
300111111001
401001001110
501011001110
601101001110
701111001110
810001001110
910011001110
10. .15 ххххххх

Символом “х” в табл. 2 обозначены безразличные состояния выходных переменных.

6. Для нахождения МДНФ применяют диаграммы Вейча-Карно (рис.2). Из табл.2 видно, что y1=y4; y2=y3; y5=y6.


Рис.2. Диаграммы Вейча-Карно для кодопреобразователя

На диаграммах Вейча-Карно безразличные состояния входных переменных, отмеченные символом “х” и включенные в контуры, считаются единичными, а вне контуров – нулевыми.

7. Для реализации функциональной схемы в базисе И-НЕ преобразуют полученные МДНФ, применяя законы двойной инверсии и инверсии (закон Де Моргана):

8. Для реализации функциональной схемы в базисе ИЛИ-НЕ преобразуют полученные МДНФ, применив указанные законы:

9. Схема кодопреобразователя в логическом базисе И, ИЛИ, НЕ (рис.3):


Рис.3. Функциональная схема кодопреобразователя в логическом базисе И, ИЛИ, НЕ

10. Схема кодопреобразователя в логическом базисе И-НЕ на логических элементах типа К176ЛА7 и К176ЛА9 (рис.4):

DD1, DD2: K176ЛА9 - 3х3 И-НЕ

DD3, DD4: K176ЛА7 - 4х2 И-НЕ

Рис.4. Принципиальная электрическая схема кодопреобразователя в логическом базисе И-НЕ


11. Так как между входом x3 и выходом y1 включено 5 логических элементов, то задержка кодопреобразователя равна

tз=5 tз. ср=5(200...300) =(1000...1500) нс.

12. Схема кодопреобразователя в логическом базисе ИЛИ-НЕ на логических элементах типа К176ЛЕ5 и К176ЛЕ10 (рис.5):

DD1 – DD4: K176ЛЕ5 - 4х2 ИЛИ-НЕ

DD5: K176ЛЕ10 - 3х3 ИЛИ-НЕ

Рис.5. Принципиальная электрическая схема кодопреобразователя в логическом базисе ИЛИ-НЕ

13. Так как между входом x1 и выходом y1 включено 7 логических элементов, то задержка кодопреобразователя равна

tз=7(200...300) =(1400...2100) нс.

2. Индивидуальное задание

Синтезировать схему шифратора и кодопреобразователя, который управляет работой одноразрядного семисегментного индикатора. При этом должны индицироваться стилизованные цифры (Рис.6):

Рис.6. Стилизованные цифры 7-сегментного индикатора

Эти стилизованные цифры должны совпадать с четырьмя последними цифрами номера студенческого билета (зачетной книжки).

При поступлении на вход кодопреобразователя других цифровых данных должен высвечиваться спецсимвол, выбранный из табл.3.

Таблица 3

Спецсимвол

Входные данные в кодопреобразователь вводятся двоичным кодом, который получают из унитарного кода с помощью шифратора (рис.7).


Рис.7. Структурная схема шифратора и кодопреобразователя для управления 1-разрядным 7-сегментным индикатором

Согласно варианту необходимо:

1. Составить таблицу истинности для шифратора.

2. Найти СДНФ шифратора.

3. Выбрать из табл.4 или табл. П2.2 подходящие ИМС и разработать на их основе принципиальную электрическую схему шифра в заданном базисе (табл.5).

Таблица 4

Рекомендуемый перечень микросхем

Условное обозначение ИМССостав и функциональное назначение ИМСТип логики
К155ЛА12х4 И-НЕТТЛ
К155ЛА34х2 И-НЕТТЛ
К155ЛА43х3 И-НЕТТЛ
К155ЛЕ14х2 ИЛИ-НЕТТЛ
К176ЛЕ103х3 ИЛИ-НЕКМОП
К176ЛЕ62х4 ИЛИ-НЕКМОП
К176ЛЕ54х2 ИЛИ-НЕКМОП
К176ЛА74х2 И-НЕКМОП
К176ЛА82х4 И-НЕКМОП
К176ЛА93х3 И-НЕКМОП
К500ЛМ1024х2 ИЛИ-НЕЭСЛ
К500ЛМ1063х3 ИЛИ-НЕЭСЛ
К500ЛМ1094 ИЛИ-НЕ, 5 ИЛИ-НЕЭСЛ
К561ЛЕ54х2 ИЛИ-НЕКМДП
К561ЛЕ62х4 ИЛИ-НЕКМДП
К561ЛА74х2 И-НЕКМДП
К561ЛА82х4 И-НЕКМДП
К561ЛА93х3 И-НЕКМДП
К561ЛА103х3 ИЛИ-НЕКМДП
К555ЛА34х2 И-НЕТТЛШ
К555ЛЕ14х2 ИЛИ-НЕТТЛШ
К555ЛН16 НЕТТЛШ
К555ЛИ14х2 ИТТЛШ
К555ЛИ33х3 ИТТЛШ
К555ЛА43х3 И-НЕТТЛШ
К555ЛА12х4 И-НЕТТЛШ
К555ЛЕ43х3 ИЛИ-НЕТТЛШ
К531ЛА3П4х2 И-НЕТТЛШ
К531ЛЕ1П4х2 ИЛИ-НЕТТЛШ
К531ЛН1П6 НЕТТЛШ
К531ЛИ3П3х3 ИТТЛШ
К531ЛА1П2х4 И-НЕТТЛШ
К531ЛА2П8 И-НЕТТЛШ

Запись 2х4 И-НЕ означает, что в одном корпусе ИМС находятся два 4-входовых логических элемента И-НЕ. Более подробная информация о микросхемах ТЛЛ представлена в прил.2.

Таблица 5

Базис для синтеза шифратора

Последняя цифра номера зачетной книжкиЧетнаяНечетная
БазисИЛИ-НЕИ-НЕ

4. Определить время задержки для синтезированной схемы шифратора, используя данные табл.6 или табл. П2.1


Таблица 6

Время задержки

Серия ИМС

Время задержки,

нс

К15520
К5315
К55510
К56150
К5002
К176200

5. Составить таблицу истинности для кодопреобразователя.

6. С помощью диаграмм Вейча-Карно найти МДНФ для выходных переменных кодопреобразователя.

7. Выбрать из табл.4 или табл. П2.2 подходящие ИМС и разработать на их основе принципиальную электрическую схему кодопреобразователя в заданном в табл.7 базисе.

Таблица 7

Базис для синтеза кодопреобразователя

Предпоследняя цифра номера зачетной книжкиЧетнаяНечетная

Базис

ИЛИ-НЕ

И-НЕ

8. Определить время задержки для синтезированной схемы кодопреобразователя.

9. Начертить полную принципиальную электрическую схему устройства. Принципиальную электрическую схему выполнить в соответствии ГОСТ 2.743-82 “Обозначения условные графические в схемах. Элементы цифровой техники”. Можно использовать рекомендации Приложения 1.

Приложение 1

Двоичные логические элементы

Общие принципы построения условных графических обозначений, а также условные графические обозначения двоичных логических элементов, выпускаемых промышленностью в виде цифровых микросхем, установлены ГОСТ 2.743-82.

Условное графические обозначение двоичного логического элемента имеет форму прямоугольника, который может содержать три поля: основное и два дополнительных. В основном поле помещают информацию о функции, выполняемой логическим элементом - символ функции и при необходимости дополнительные данные по ГОСТ 2.304-68. В дополнительных полях помещают условные обозначения входов и выходов, называемые метками. Дополнительные поля и метки обычно имеют комбинационные и сложные логические элементы, у которых все входы (выходы) логически неравноценны. (См. табл. П.1.1, табл. П.1.2, табл. П.1.3, табл. П.1.4)

Все размеры условного графического обозначения по высоте должны быть кратны постоянной величине С. При этом расстояние между горизонтальной стороной прямоугольника и ближайшей входной (выходной) линией, а также между соседними входными (выходными) линиями должно быть не менее величины С. При ручном (неавтоматизированном) выполнении графического обозначения С³5 мм.

Таблица П.1.1

Символы логических операций

НаименованиеОбозна-чениеНаименованиеОбозна-чение
ИЛИ1РегистрRG
Монтажное ИЛИ1ШифраторCD
И&ДешифраторDC
Монтажное И&Кодовый преобразовательX/Y
ТриггерTСумматорSM
Триггер двухступенчатый

TT

Пороговый элемент
Продолжение табл. П.1.1
ГенераторГУсилитель
ОдновибраторSФормирователь сигналаF

Счетчик:

а) двоичный

СТ2

Задержка временная
б) десятичныйСТ10

Таблица П.1.2

Начертание условных обозначений цифровых микросхем

Наименование

Обозначение

Вход для раздельной установки триггера в состояние “1” (S-вход)

S

Вход для раздельной установки триггера в состояние “0” (R-вход)

R

Вход для установки состояния “1” в универсальном JK-триггере (J-вход)

J

Вход для установки состояния “0” в универсальном JK-триггере (К-вход)

K

Счетный вход (Т-вход) T
Информационный вход для установки триггера в состояние “1” и “0” (D-вход)

D

Подготовительный управляющий вход для разрешения приема информации (V-вход)

V *

Исполнительный управляющий вход для осуществления приема информации. Вход синхронизации (С-вход)

C*

1. Метки V и С применяют в комбинационных логических элементах для обозначения входов, подготавливающих и разрешающих выполнение логической операции.

2. При необходимости к буквам добавляют цифры, например

S1, S2, C1, C2 и т.д.3. Метки S, R, J, K, T, D, V и С -

начальные буквы английских слов.

Таблица П.1.3

Примеры условных обозначений логических элементов (*)

НаименованиеОбозначение

Основное поле. Минимальные размеры, мм:

a: 10 - 12

b: 8 - 12

При помещении дополнительных данных:

a: 20 - 25

b: 12 - 17

Основное поле с левым дополнительным полем, c ³ 5 мм

Основное поле с правым дополнительным полем, c ³ 5 мм

Продолжение табл. П.1.3

Входы логического элемента

Выходы логического элемента

Прямой статический вход (фрагмент условного обозначения)

Прямой статический выход

Продолжение табл. П.1.3

Инверсный статический вход

Инверсный статический выход

Прямой динамический вход

Прямой динамический выход

Продолжение табл. П.1.3

Инверсный динамический вход

Инверсный динамический выход

Вывод, не несущий логической информации

* Допускается ориентация условного графического обозначения, при котором входы располагаются сверху, а выходы - снизу.

Таблица П.1.4

Примеры условных обозначений функциональных элементов

НаименованиеОбозначениеНаименованиеОбозначение

Повтори-

тель

JK-триггер асинхронный

НЕ (инвертор)

Т-триггер (триггер со счетным входом)

ИЛИ (дизъюнк

тор)

D-триггер со статиче

ским управле

нием

ИЛИ-НЕ (элемент Приса) Цифровой элемент задержки

И (конъюнк

тор)

Одновибратор с импульсным входом

Продолжение табл. П.1.4

И-НЕ (элемент Шеффера) Пороговый элемент (триггер Шмитта)

RS-триггер асинхрон

ный

Регистр с реверсив

ным

сдвигом 4-разрядный

Генератор

Счетчик двоично-десятич-

ный 4-разряд-

ный

Дешифратор на 4 разряда для газоразрядных индикаторов

Приложение 2

Сведения о микросхемах ТТЛ серий 133, 134, 155 и 531

Таблица П.2.1

Электрические параметры базовых схем ТТЛ-типа

Серия
Параметр133, 155134531 с диодами
Шотки

Выходное напряжение “0”

, В, не более

Выходное напряжение “1”

, В, не менее

Коэффициент разветвления

по выходу

Среднее время задержки , нс, не более

Средняя статистическая мощность потребления, РПОТ, мВт, не более

Частота переключений f, Мгц, не более

0,4

2,4

10

20

(СН=15 пФ)

22

10

0,3

2,3

10

100

(СН=40 пФ)

2

3

0,5

2,7

10

5

(СН=15 пФ)

19

50

Таблица П.2.2

Функциональное назначение ИС ТТЛ

Функциональное назначениеОбозначение

Номер

рисунка

Четыре логических элемента 2И-НЕ (133,155) ЛА3П.1.1, а
Четыре логических элемента 2И-НЕ (134) ЛБ1П.1., б
Три логических элемента 3И-НЕ (133, 155) ЛА4П.1.2
Два логических элемента 4И-НЕ (133, 155) ЛА1

П.1.3

(для 155)

Продолжение табл. П.2.1
Два логических элемента 4И-НЕ (134) ЛБ2-
Логический элемент 8И-НЕ (133, 134, 155) ЛА2П.1.4
Два логических элемента 2И-2ИЛИ-НЕ (133, 134, 155) ЛР1П.1.5
Триггер Шмитта с логическим элементом на шесть логических элементов НЕ (155) ЛН1П.1.6
Четыре логических элемента 2ИЛИ-НЕ (133, 155) ЛЕ1П.1.7
Четыре логических элемента 2И (133, 155) ЛИ1П.1.8
Два логических элемента 4И (155) ЛИ6-
Четыре логических элемента 2ИЛИ (133, 155) ЛЛ1П.1.9
Два триггера Шмитта с логическим элементом на входе (133, 155) ТЛ1П.1.10
Четыре D-триггера с прямым и инверсным выходами (133, 155) ТМ7П.1.11
Четыре D-триггера (133, 155) ТМ5П.1.12
Два D-триггера (133, 134, 155) ТМ2П.1.13
JK-триггер с логикой на входе (133, 134, 155) ТВ1П.1.14 (133,155)
Два JK-триггера (134) ТВ14-
Четыре 2-входовых элемента “исключающее ИЛИ” (155) ЛП5-
Селектор-мультиплексор на восемь каналов со стробированием (133, 155) ЛП7П.1.15
Дешифратор-демультиплексор четыре линии на 16 (133, 134, 155) ИД3П.1.16
Два 4-входовых расширителя по ИЛИ (133, 155) ЛД1-
Одноразрядный полный сумматор (133, 155) ИМ1-
Двухразрядный сумматор (133, 155) ИМ2-
Четырехразрядный сумматор (133, 155) ИМ3-
Одновибратор с логическим элементом на входе (133, 155) АГ1-
Четырехразрядный универсальный сдвигающий регистр (133, 134, 155) ИР1П.1.17 (133,155)
Реверсивный 8-разрядный регистр сдвига (133, 155) ИР13-
Восьмиразрядная схема контроля четности и нечетности (134, 155) ИП2-
Продолжение табл. П.2.1
Схема быстрого переноса для арифметическо-логического узла (134, 155) ИП4-
Четырехразрядный двоичный реверсивный счетчик (133, 155) ИЕ7П.1.18
Двоичный счетчик (133, 134, 155) ИЕП5П.1. 19 (133,155)
Двухразрядный сумматор (133, 155) ИМ2-
Четырехразрядный сумматор (133, 155) ИМ3-
Одновибратор с логическим элементом на входе (133, 155) АГ1-

Библиографический список

1. Калабеков Б.А., Мамзелев И.А. Цифровые устройства и микропроцессорные системы. – М.: Радио и связь, 1987. – 400 с.

2. Применение интегральных микросхем в ЭВТ / Данилов Р.В., Ельцова С.А., Иванов Ю.П. и др. – М.: Справочник. Радио и связь, 1987. – 384 с.

3. Проектирование импульсных и цифровых устройств радиотехнических систем: Учебное пособие / Под ред. Ю.М. Казаринова. – М.: Высшая школа, 1985. – 319 с.

4. Зельдин Е.А. Цифровые интегральные микросхемы в информационно-измерительной аппаратуре. – Л.: Электроатомиздат, 1986. – 280 с.

5. Аналоговые и цифровые интегральные микросхемы: Справочное пособие / Под ред. С.В. Якубовского. – М.: Радио и связь, 1984. – 432 с.


Нет нужной работы в каталоге?

Сделайте индивидуальный заказ на нашем сервисе. Там эксперты помогают с учебой без посредников Разместите задание – сайт бесплатно отправит его исполнителя, и они предложат цены.

Цены ниже, чем в агентствах и у конкурентов

Вы работаете с экспертами напрямую. Поэтому стоимость работ приятно вас удивит

Бесплатные доработки и консультации

Исполнитель внесет нужные правки в работу по вашему требованию без доплат. Корректировки в максимально короткие сроки

Гарантируем возврат

Если работа вас не устроит – мы вернем 100% суммы заказа

Техподдержка 7 дней в неделю

Наши менеджеры всегда на связи и оперативно решат любую проблему

Строгий отбор экспертов

К работе допускаются только проверенные специалисты с высшим образованием. Проверяем диплом на оценки «хорошо» и «отлично»

1 000 +
Новых работ ежедневно
computer

Требуются доработки?
Они включены в стоимость работы

Работы выполняют эксперты в своём деле. Они ценят свою репутацию, поэтому результат выполненной работы гарантирован

avatar
Математика
История
Экономика
icon
159599
рейтинг
icon
3275
работ сдано
icon
1404
отзывов
avatar
Математика
Физика
История
icon
156450
рейтинг
icon
6068
работ сдано
icon
2737
отзывов
avatar
Химия
Экономика
Биология
icon
105734
рейтинг
icon
2110
работ сдано
icon
1318
отзывов
avatar
Высшая математика
Информатика
Геодезия
icon
62710
рейтинг
icon
1046
работ сдано
icon
598
отзывов
Отзывы студентов о нашей работе
63 457 оценок star star star star star
среднее 4.9 из 5
Филиал государственного бюджетного образовательного учреждения высшего образования Московской област
Спасибо Елизавете за оперативность. Так как это было важно для нас! Замечаний особых не бы...
star star star star star
РУТ
Огромное спасибо за уважительное отношение к заказчикам, быстроту и качество работы
star star star star star
ТГПУ
спасибо за помощь, работа сделана в срок и без замечаний, в полном объеме!
star star star star star

Последние размещённые задания

Ежедневно эксперты готовы работать над 1000 заданиями. Контролируйте процесс написания работы в режиме онлайн

решить 6 практических

Решение задач, Спортивные сооружения

Срок сдачи к 17 дек.

только что

Задание в microsoft project

Лабораторная, Программирование

Срок сдачи к 14 дек.

только что

Решить две задачи №13 и №23

Решение задач, Теоретические основы электротехники

Срок сдачи к 15 дек.

только что

Решить 4задачи

Решение задач, Прикладная механика

Срок сдачи к 31 дек.

только что

Выполнить 2 задачи

Контрольная, Конституционное право

Срок сдачи к 12 дек.

2 минуты назад

6 заданий

Контрольная, Ветеринарная вирусология и иммунология

Срок сдачи к 6 дек.

4 минуты назад

Требуется разобрать ст. 135 Налогового кодекса по составу напогового...

Решение задач, Налоговое право

Срок сдачи к 5 дек.

4 минуты назад

ТЭД, теории кислот и оснований

Решение задач, Химия

Срок сдачи к 5 дек.

5 минут назад

Решить задание в эксель

Решение задач, Эконометрика

Срок сдачи к 6 дек.

5 минут назад

Нужно проходить тесты на сайте

Тест дистанционно, Детская психология

Срок сдачи к 31 янв.

6 минут назад

Решить 7 лабораторных

Решение задач, визуализация данных в экономике

Срок сдачи к 6 дек.

7 минут назад

Вариационные ряды

Другое, Статистика

Срок сдачи к 9 дек.

8 минут назад

Школьный кабинет химии и его роль в химико-образовательном процессе

Курсовая, Методика преподавания химии

Срок сдачи к 26 дек.

8 минут назад

Вариант 9

Решение задач, Теоретическая механика

Срок сдачи к 7 дек.

8 минут назад

9 задач по тех меху ,к 16:20

Решение задач, Техническая механика

Срок сдачи к 5 дек.

9 минут назад
9 минут назад
10 минут назад
planes planes
Закажи индивидуальную работу за 1 минуту!

Размещенные на сайт контрольные, курсовые и иные категории работ (далее — Работы) и их содержимое предназначены исключительно для ознакомления, без целей коммерческого использования. Все права в отношении Работ и их содержимого принадлежат их законным правообладателям. Любое их использование возможно лишь с согласия законных правообладателей. Администрация сайта не несет ответственности за возможный вред и/или убытки, возникшие в связи с использованием Работ и их содержимого.

«Всё сдал!» — безопасный онлайн-сервис с проверенными экспертами

Используя «Свежую базу РГСР», вы принимаете пользовательское соглашение
и политику обработки персональных данных
Сайт работает по московскому времени:

Вход
Регистрация или
Не нашли, что искали?

Заполните форму и узнайте цену на индивидуальную работу!

Файлы (при наличии)

    это быстро и бесплатно